UM-BUS总线测试系统中PCIe的设计与实现

TN919%TP391; UM-BUS总线单通道理论带宽可达200 Mb/s,采用16通道并发传输时,理论带宽可达400 MB/s,其测试系统需要在数据采集终端与PC之间建立不低于此带宽的通信通道.PCIe1.1采用4通道传输时理论带宽可达1 GB/s,满足了UM-BUS总线测试系统的传输带宽需求,由此设计实现了UM-BUS总线测试系统的PCIe1.1 x4链路通道的应用方案,给出了基于FPGA的PCIe总线的BMD传输方案.测试结果表明,该方案实际传输速度可达550 MB/s,满足UM-BUS总线测试系统的带宽需求....

Full description

Saved in:
Bibliographic Details
Published in电子技术应用 Vol. 45; no. 5; pp. 61 - 65
Main Authors 孙丰霞, 张伟功, 周继芹, 王莹
Format Journal Article
LanguageChinese
Published 首都师范大学信息工程学院,北京,100048%首都师范大学信息工程学院,北京100048 2019
首都师范大学高可靠嵌入式系统技术北京市工程技术研究中心,北京100048%首都师范大学高可靠嵌入式系统技术北京市工程技术研究中心,北京,100048
首都师范大学北京成像技术高精尖创新中心,北京100048
Subjects
Online AccessGet full text
ISSN0258-7998
DOI10.16157/j.issn.0258-7998.190034

Cover

More Information
Summary:TN919%TP391; UM-BUS总线单通道理论带宽可达200 Mb/s,采用16通道并发传输时,理论带宽可达400 MB/s,其测试系统需要在数据采集终端与PC之间建立不低于此带宽的通信通道.PCIe1.1采用4通道传输时理论带宽可达1 GB/s,满足了UM-BUS总线测试系统的传输带宽需求,由此设计实现了UM-BUS总线测试系统的PCIe1.1 x4链路通道的应用方案,给出了基于FPGA的PCIe总线的BMD传输方案.测试结果表明,该方案实际传输速度可达550 MB/s,满足UM-BUS总线测试系统的带宽需求.
ISSN:0258-7998
DOI:10.16157/j.issn.0258-7998.190034