전하펌프를 이용한 루프 필터 전압변화 보상 위상고정루프
This paper proposes a phase-locked loop (PLL) to minimize the loop filter output voltage fluctuation by using a comparator including RC time constant circuits. The voltage variation of loop filter is inputted to RC time constant circuits which have two RC time constants, large and small. While a sma...
        Saved in:
      
    
          | Published in | 한국정보통신학회논문지 Vol. 20; no. 10; pp. 1935 - 1940 | 
|---|---|
| Main Authors | , | 
| Format | Journal Article | 
| Language | Korean | 
| Published | 
            한국정보통신학회
    
        2016
     | 
| Subjects | |
| Online Access | Get full text | 
| ISSN | 2234-4772 2288-4165  | 
| DOI | 10.6109/jkiice.2016.20.10.1935 | 
Cover
| Abstract | This paper proposes a phase-locked loop (PLL) to minimize the loop filter output voltage fluctuation by using a comparator including RC time constant circuits. The voltage variation of loop filter is inputted to RC time constant circuits which have two RC time constants, large and small. While a small RC time constant circuit quickly conveys the output voltage variation of loop filter, a large RC time constant circuit conveys slowly the output voltage variation of loop filter and its output looks like constant voltage. The output signal of the comparator controls the sub charge pump and reduces the input voltage variation of voltage-controlled oscillator (VCO). Therefore, the proposed PLL generates a phase noise reduced signal. It has been designed with a 1.8V supply voltage, 0.18um multi - metal and multi - poly layer CMOS process and proved by Hspice simulation. 본 논문에서는 RC 시정수 회로를 포함하는 비교기를 이용해 보조 전하펌프를 제어하여 루프 필터 출력 전압 변동 폭을 최소화 하는 위상고정루프(PLL)를 제안하였다. 루프 필터의 출력 전압변화는 작은 시정수 값을 가지는 RC와 큰 시정수 값을 가지는 RC를 통해 비교기의 입력으로 각각 전달된다. 작은 시정수를 가지는 RC는 루프 필터의 신호의 변화를 빠르게 전달하는 반면 큰 시정수를 가지는 RC는 루프 필터의 신호를 매우 느리게 전달하여 일정한 크기의 전압과 같이 동작한다. 비교기의 출력 신호는 보조 전하펌프를 제어하고, 이는 전압제어발진기(VCO)의 입력 전압 변동 폭을 줄여준다. 그러므로 제안한 위상고정루프는 위상 잡음이 많이 제거된 신호를 생성한다. 제안된 위상고정 루프는 1.8V의 공급전압에서 0.18um CMOS 공정의 파라미터를 이용하여 Hspice로 시뮬레이션을 수행하고, 동작을 검증하였다. | 
    
|---|---|
| AbstractList | 본 논문에서는 RC 시정수 회로를 포함하는 비교기를 이용해 보조 전하펌프를 제어하여 루프 필터 출력 전압 변동 폭을 최소화 하는 위상고정루프(PLL)를 제안하였다. 루프 필터의 출력 전압변화는 작은 시정수 값을 가지는 RC와 큰 시정수 값을 가지는 RC를 통해 비교기의 입력으로 각각 전달된다. 작은 시정수를 가지는 RC는 루프 필터의 신호의 변화를 빠르게 전달하는 반면 큰 시정수를 가지는 RC는 루프 필터의 신호를 매우 느리게 전달하여 일정한 크기의 전압과 같이 동작한다. 비교기의 출력 신호는 보조 전하펌프를 제어하고, 이는 전압제어발진기(VCO)의 입력 전압 변동 폭을 줄여준다. 그러므로 제안한 위상고정루프는 위상 잡음이 많이 제거된 신호를 생성한다. 제안된 위상고정루프는 1.8V의 공급전압에서 0.18um CMOS 공정의 파라미터를 이용하여 Hspice로 시뮬레이션을 수행하고, 동작을 검증하였다. This paper proposes a phase-locked loop (PLL) to minimize the loop filter output voltage fluctuation by using a comparator including RC time constant circuits. The voltage variation of loop filter is inputted to RC time constant circuits which have two RC time constants, large and small. While a small RC time constant circuit quickly conveys the output voltage variation of loop filter, a large RC time constant circuit conveys slowly the output voltage variation of loop filter and its output looks like constant voltage. The output signal of the comparator controls the sub charge pump and reduces the input voltage variation of voltage-controlled oscillator (VCO). Therefore, the proposed PLL generates a phase noise reduced signal. It has been designed with a 1.8V supply voltage, 0.18um multi - metal and multi - poly layer CMOS process and proved by Hspice simulation. KCI Citation Count: 2 This paper proposes a phase-locked loop (PLL) to minimize the loop filter output voltage fluctuation by using a comparator including RC time constant circuits. The voltage variation of loop filter is inputted to RC time constant circuits which have two RC time constants, large and small. While a small RC time constant circuit quickly conveys the output voltage variation of loop filter, a large RC time constant circuit conveys slowly the output voltage variation of loop filter and its output looks like constant voltage. The output signal of the comparator controls the sub charge pump and reduces the input voltage variation of voltage-controlled oscillator (VCO). Therefore, the proposed PLL generates a phase noise reduced signal. It has been designed with a 1.8V supply voltage, 0.18um multi - metal and multi - poly layer CMOS process and proved by Hspice simulation. 본 논문에서는 RC 시정수 회로를 포함하는 비교기를 이용해 보조 전하펌프를 제어하여 루프 필터 출력 전압 변동 폭을 최소화 하는 위상고정루프(PLL)를 제안하였다. 루프 필터의 출력 전압변화는 작은 시정수 값을 가지는 RC와 큰 시정수 값을 가지는 RC를 통해 비교기의 입력으로 각각 전달된다. 작은 시정수를 가지는 RC는 루프 필터의 신호의 변화를 빠르게 전달하는 반면 큰 시정수를 가지는 RC는 루프 필터의 신호를 매우 느리게 전달하여 일정한 크기의 전압과 같이 동작한다. 비교기의 출력 신호는 보조 전하펌프를 제어하고, 이는 전압제어발진기(VCO)의 입력 전압 변동 폭을 줄여준다. 그러므로 제안한 위상고정루프는 위상 잡음이 많이 제거된 신호를 생성한다. 제안된 위상고정 루프는 1.8V의 공급전압에서 0.18um CMOS 공정의 파라미터를 이용하여 Hspice로 시뮬레이션을 수행하고, 동작을 검증하였다.  | 
    
| Author | 안성진(Seong-Jin An) 최영식(Yong-shig Choi)  | 
    
| Author_xml | – sequence: 1 fullname: 안성진(Seong-Jin An) – sequence: 2 fullname: 최영식(Yong-shig Choi)  | 
    
| BackLink | https://www.kci.go.kr/kciportal/ci/sereArticleSearch/ciSereArtiView.kci?sereArticleSearchBean.artiId=ART002160466$$DAccess content in National Research Foundation of Korea (NRF) | 
    
| BookMark | eNpFkE1Lw0AYhBdRUGv_guTiwUPqu8mb3c2x-K3FgvS-5FPWaCqNHrwp5iieDKhUKIigN6Ee_UUm-Q9ureBlZhge5jCLZDbtpxEhyxRajIK7dpwoFUQtCyjT0tI1dW1nhixYlhAmUubMTrKNJnJuzZNmlikfbGZxl9psgRxUo7wuHuq72_o-L1-_jOr5s3p6r4uhUb686c6oi7zOPwzNVUVRjq_qx3ujHH9WN9dGNcy1fY9H1aiY0ktkLvZOsqj55w3S29rsre-Yne727nq7YyYuUtNjIIB7UeDEiAghCkDmRn4AThxwjj4I3-OIASDyIOQiYh4XvgjBFrrx7QZZnc6mg1gmgZJ9T_36UV8mA9k-7O1KanELLarZlSmbqOxcyTTMTuRee787ucymDPVR4IL7z6UXA3UahcqTZzp4g0t50N3YBA4Ijt77AaEDg5o | 
    
| ContentType | Journal Article | 
    
| DBID | DBRKI TDB JDI ACYCR  | 
    
| DEWEY | 003.5 | 
    
| DOI | 10.6109/jkiice.2016.20.10.1935 | 
    
| DatabaseName | DBPIA - 디비피아 Nurimedia DBPIA Journals [Open Access] KoreaScience Korean Citation Index  | 
    
| DatabaseTitleList | |
| DeliveryMethod | fulltext_linktorsrc | 
    
| Discipline | Applied Sciences Mathematics  | 
    
| DocumentTitleAlternate | Loop Filter Voltage Variation Compensated PLL with Charge Pump | 
    
| DocumentTitle_FL | Loop Filter Voltage Variation Compensated PLL with Charge Pump | 
    
| EISSN | 2288-4165 | 
    
| EndPage | 1940 | 
    
| ExternalDocumentID | oai_kci_go_kr_ARTI_1272421 JAKO201631642280909 NODE07040521  | 
    
| GroupedDBID | .UV ALMA_UNASSIGNED_HOLDINGS DBRKI TDB JDI ACYCR M~E  | 
    
| ID | FETCH-LOGICAL-k941-a60807aec5f4440d480469ebc05fc774b08ba744c0447cd78e6a78b8d038447b3 | 
    
| ISSN | 2234-4772 | 
    
| IngestDate | Tue Nov 21 21:32:13 EST 2023 Fri Dec 22 12:03:40 EST 2023 Thu Feb 06 13:37:29 EST 2025  | 
    
| IsDoiOpenAccess | true | 
    
| IsOpenAccess | true | 
    
| IsPeerReviewed | true | 
    
| IsScholarly | true | 
    
| Issue | 10 | 
    
| Keywords | Voltage variation compensation 전압변화 보상 시정수 비교 Comparison time constant 보조 전하펌프 위상고정루프 Phase locked loop Sub charge pump  | 
    
| Language | Korean | 
    
| LinkModel | OpenURL | 
    
| MergedId | FETCHMERGED-LOGICAL-k941-a60807aec5f4440d480469ebc05fc774b08ba744c0447cd78e6a78b8d038447b3 | 
    
| Notes | KISTI1.1003/JNL.JAKO201631642280909 http://jkiice.org G704-SER000003195.2016.20.10.001  | 
    
| OpenAccessLink | http://click.ndsl.kr/servlet/LinkingDetailView?cn=JAKO201631642280909&dbt=JAKO&org_code=O481&site_code=SS1481&service_code=01 | 
    
| PageCount | 6 | 
    
| ParticipantIDs | nrf_kci_oai_kci_go_kr_ARTI_1272421 kisti_ndsl_JAKO201631642280909 nurimedia_primary_NODE07040521  | 
    
| PublicationCentury | 2000 | 
    
| PublicationDate | 2016 | 
    
| PublicationDateYYYYMMDD | 2016-01-01 | 
    
| PublicationDate_xml | – year: 2016 text: 2016  | 
    
| PublicationDecade | 2010 | 
    
| PublicationTitle | 한국정보통신학회논문지 | 
    
| PublicationTitleAlternate | Journal of the Korea Institute of Information and Communication Engineering | 
    
| PublicationYear | 2016 | 
    
| Publisher | 한국정보통신학회 | 
    
| Publisher_xml | – name: 한국정보통신학회 | 
    
| SSID | ssib036279136 ssib053377456 ssib044738262 ssib015937029 ssib023393675 ssib012146319  | 
    
| Score | 1.9468646 | 
    
| Snippet | This paper proposes a phase-locked loop (PLL) to minimize the loop filter output voltage fluctuation by using a comparator including RC time constant circuits.... 본 논문에서는 RC 시정수 회로를 포함하는 비교기를 이용해 보조 전하펌프를 제어하여 루프 필터 출력 전압 변동 폭을 최소화 하는 위상고정루프(PLL)를 제안하였다. 루프...  | 
    
| SourceID | nrf kisti nurimedia  | 
    
| SourceType | Open Website Open Access Repository Publisher  | 
    
| StartPage | 1935 | 
    
| SubjectTerms | 전자/정보통신공학 | 
    
| Title | 전하펌프를 이용한 루프 필터 전압변화 보상 위상고정루프 | 
    
| URI | https://www.dbpia.co.kr/journal/articleDetail?nodeId=NODE07040521 http://click.ndsl.kr/servlet/LinkingDetailView?cn=JAKO201631642280909&dbt=JAKO&org_code=O481&site_code=SS1481&service_code=01 https://www.kci.go.kr/kciportal/ci/sereArticleSearch/ciSereArtiView.kci?sereArticleSearchBean.artiId=ART002160466  | 
    
| Volume | 20 | 
    
| hasFullText | 1 | 
    
| inHoldings | 1 | 
    
| isFullTextHit | |
| isPrint | |
| ispartofPNX | 한국정보통신학회논문지, 2016, 20(10), , pp.1935-1940 | 
    
| journalDatabaseRights | – providerCode: PRVHPJ databaseName: ROAD: Directory of Open Access Scholarly Resources customDbUrl: eissn: 2288-4165 dateEnd: 99991231 omitProxy: true ssIdentifier: ssib044738262 issn: 2234-4772 databaseCode: M~E dateStart: 20130101 isFulltext: true titleUrlDefault: https://road.issn.org providerName: ISSN International Centre  | 
    
| link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwrR1Na9VAMLT1oBdRVPwsQdzTIzXJbpLdY5IXqRXbS4XeQjbJk_rkVWp78SCK7yKIpz5QqVAQQW9Ce_QX-ZL_4Mxu3mtaKlTxsi_MzszuzuzLzkx2Zw3jTl76ZSFZZrm5zDFalVnS5ZlFM0plJl1Xqjjkw2V_8RFbWvPWZmbftnYtbW_JhfzFiedK_kWrAAO94inZv9DslCkA4Bn0CyVoGMpT6ZgkMQltwhlJukR4RHB84AnhsYIwVRWR0CNR3EFs0SURUw8hCcWEDOsAi5KQT-k6TaVmDmVkd1rtxYrQQ7qI4nYJxBZA2mlAuhkOdY5uOW7oFIgkISIBM81Sczrag7bdPO2pIvRI2D1C2LQH_fSxFluJFHNNpQcaKrFEhKM0VHMxibjiE-AIYLK5NuatslvhkWakXOGhFJwJAWujRLpvMaqAO00HRLcdU9GHPdX8_1-jOXyLg_nFLBbo-4kWygYGExksYa-1coAh7bWsEEfoLFbHVzhfJ4h90l_HlFPYdygW1KnTCX07pfixpf5IUvF-vp4-3kj7mym4TvdTxw1we8CsccbF0Bbugn2ZTF7NDt7_Tg8z_4ERTIPWB12XUkFbaYHALAqEQ6eWLmMBBUcWv-lNBaLP6-OA7p48HPAX0YlaB7NvsAnW4tnBNl55Ae_Nlgm4esE43_huZqj_iBeNmf7GJWO52hvWow_1-3f1znD89adZfT6oPn2vR7vm-Ms3gJn1aFgPf5iAV41G4_1X9ccdc7x_UL15bVa7Q_j5tb9X7Y009mVj9V6yGi9azSUlVl8wx8p8cLmCrMy9HmPMLhjHgFMpc9vr5eBaSZvLLGAsRxHkRcBLPwu45IVNOUAkvWLMDTYG5VXD9LOCu5JhlAjM7B7nBcZCOHN6ovAFL68Z80oc6aB4_jRdCh-soLyo42MWP1vY4ppxG-Sk9Ppn_QKXqRjTZzqjTbq80k1g7Wd4kv_6abjcMM5h4zoWedOY29rcLm-Bdb4l59W8-Q0ssrMW | 
    
| linkProvider | ISSN International Centre | 
    
| openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Ajournal&rft.genre=article&rft.atitle=%EC%A0%84%ED%95%98%ED%8E%8C%ED%94%84%EB%A5%BC+%EC%9D%B4%EC%9A%A9%ED%95%9C+%EB%A3%A8%ED%94%84+%ED%95%84%ED%84%B0+%EC%A0%84%EC%95%95%EB%B3%80%ED%99%94+%EB%B3%B4%EC%83%81+%EC%9C%84%EC%83%81%EA%B3%A0%EC%A0%95%EB%A3%A8%ED%94%84&rft.jtitle=%ED%95%9C%EA%B5%AD%EC%A0%95%EB%B3%B4%ED%86%B5%EC%8B%A0%ED%95%99%ED%9A%8C%EB%85%BC%EB%AC%B8%EC%A7%80%2C+20%2810%29&rft.au=%EC%95%88%EC%84%B1%EC%A7%84&rft.au=%EC%B5%9C%EC%98%81%EC%8B%9D&rft.date=2016&rft.pub=%ED%95%9C%EA%B5%AD%EC%A0%95%EB%B3%B4%ED%86%B5%EC%8B%A0%ED%95%99%ED%9A%8C&rft.issn=2234-4772&rft.eissn=2288-4165&rft.spage=1935&rft.epage=1940&rft_id=info:doi/10.6109%2Fjkiice.2016.20.10.1935&rft.externalDBID=n%2Fa&rft.externalDocID=oai_kci_go_kr_ARTI_1272421 | 
    
| thumbnail_l | http://covers-cdn.summon.serialssolutions.com/index.aspx?isbn=/lc.gif&issn=2234-4772&client=summon | 
    
| thumbnail_m | http://covers-cdn.summon.serialssolutions.com/index.aspx?isbn=/mc.gif&issn=2234-4772&client=summon | 
    
| thumbnail_s | http://covers-cdn.summon.serialssolutions.com/index.aspx?isbn=/sc.gif&issn=2234-4772&client=summon |