레이다 응용을 위한 이중 완전 셔플 네트워크 기반 Scalable FFT 프로세서

레이다 시스템의 경우, 타겟의 거리와 속도를 추출하기 위해 FFT (fast Fourier transform) 연산이 필수적으로 요구되며, 실시간 구현을 위해 고속으로 동작하는 FFT 프로세서의 설계가 필요하다. 고속 FFT 프로세서를 위한 하드웨어 구조로 완전 셔플 네트워크(perfect shuffle network) 구조가 적합하며, 특히 초고속 연산을 위해 radix-4 기반의 이중 완전 셔플 네트워크 (twice perfect shuffle network) 구조가 가장 적절하고 볼 수 있다. 더불어, 다양한 속도 해상도를 요...

Full description

Saved in:
Bibliographic Details
Published in한국항행학회논문지 Vol. 22; no. 5; pp. 429 - 435
Main Authors 김건호, Geonho Kim, 허진무, Jinmoo Heo, 정용철, Yongchul Jung, 정윤호, Yunho Jung
Format Journal Article
LanguageKorean
Published 한국항행학회 31.10.2018
Subjects
Online AccessGet full text
ISSN1226-9026
2288-842X
DOI10.12673/jant.2018.22.5.429

Cover

Abstract 레이다 시스템의 경우, 타겟의 거리와 속도를 추출하기 위해 FFT (fast Fourier transform) 연산이 필수적으로 요구되며, 실시간 구현을 위해 고속으로 동작하는 FFT 프로세서의 설계가 필요하다. 고속 FFT 프로세서를 위한 하드웨어 구조로 완전 셔플 네트워크(perfect shuffle network) 구조가 적합하며, 특히 초고속 연산을 위해 radix-4 기반의 이중 완전 셔플 네트워크 (twice perfect shuffle network) 구조가 가장 적절하고 볼 수 있다. 더불어, 다양한 속도 해상도를 요구하는 레이다 응용을 고려할 때, FFT 프로세서는 가변길이 FFT 연산을 지원할 필요가 있다. 이에 본 논문에서는 8~1024 포인트의 가변 길이 연산을 지원하는 이중 완전 셔플 네트워크 기반의 FFT 알고리즘을 제안하였으며, 이의 하드웨어 구조 설계 및 구현 결과를 제시한다. 제안된 FFT 프로세서는 HDL (hardware description language)을 활용하여 RTL (register transfer level) 설계가 수행되었으며, 0.65 μm CMOS 공정을 활용하여 논리 합성한 결과, 총 3,293K개의 논리 게이트로 구현 가능함을 확인 할 수 있었다. In radar systems, fast Fourier transform (FFT) operation is necessary to obtain the range and velocity of target, and the design of an FFT processor which operates at high speed is required for real-time implementation. The perfect shuffle network is suitable for high-speed FFT processor. In particular, twice perfect shuffle network based on radix-4 is preferred for very high-speed FFT processor. Moreover, radar systems that requires various velocity resolution should support scalable FFT points. In this paper, we propose a 8~1024-point scalable FFT processor based on twice perfect shuffle network algorithm and present hardware design and implementation results. The proposed FFT processor was designed using hardware description language (HDL) and synthesized to gate-level circuits using 0.65μm CMOS process. It is confirmed that the proposed processor includes logic gates of 3,293K.
AbstractList In radar systems, FFT (fast Fourier transform) operation is necessary to obtain the range and velocity of target, and the design of an FFT processor which operates at high speed is required for real-time implementation. The perfect shuffle network is suitable for high-speed FFT processor. In particular, twice perfect shuffle network based on radix-4 is preferred for very high-speed FFT processor. Moreover, radar systems that requires various velocity resolution should support scalable FFT points. In this paper, we propose a 8~1024-point scalable FFT processor based on twice perfect shuffle network algorithm and present hardware design and implementation results. The proposed FFT processor was designed using hardware description language (HDL) and synthesized to gate-level circuits using $0.65{\mu}m$ CMOS process. It is confirmed that the proposed processor includes logic gates of 3,293K. 레이다 시스템의 경우, 타겟의 거리와 속도를 추출하기 위해 FFT (fast Fourier transform) 연산이 필수적으로 요구되며, 실시간 구현을 위해 고속으로 동작하는 FFT 프로세서의 설계가 필요하다. 고속 FFT 프로세서를 위한 하드웨어 구조로 완전 셔플 네트워크 (perfect shuffle network) 구조가 적합하며, 특히 초고속 연산을 위해 radix-4 기반의 이중 완전 셔플 네트워크 (twice perfect shuffle network) 구조가 가장 적절하고 볼 수 있다. 더불어, 다양한 속도 해상도를 요구하는 레이다 응용을 고려할 때, FFT 프로세서는 가변길이 FFT 연산을 지원할 필요가 있다. 이에 본 논문에서는 8~1024 포인트의 가변 길이 연산을 지원하는 이중 완전 셔플 네트워크 기반의 FFT 알고리즘을 제안하였으며, 이의 하드웨어 구조 설계 및 구현 결과를 제시한다. 제안된 FFT 프로세서는 HDL (hardware description language)을 활용하여 RTL (register transfer level) 설계가 수행되었으며, $0.65{\mu}m$ CMOS 공정을 활용하여 논리 합성한 결과, 총 3,293K개의 논리 게이트로 구현 가능함을 확인 할 수 있었다.
레이다 시스템의 경우, 타겟의 거리와 속도를 추출하기 위해 FFT (fast Fourier transform) 연산이 필수적으로 요구되며, 실시간 구현을 위해 고속으로 동작하는 FFT 프로세서의 설계가 필요하다. 고속 FFT 프로세서를 위한 하드웨어 구조로 완전 셔플 네트워크(perfect shuffle network) 구조가 적합하며, 특히 초고속 연산을 위해 radix-4 기반의 이중 완전 셔플 네트워크 (twice perfect shuffle network) 구조가 가장 적절하고 볼 수 있다. 더불어, 다양한 속도 해상도를 요구하는 레이다 응용을 고려할 때, FFT 프로세서는 가변길이 FFT 연산을 지원할 필요가 있다. 이에 본 논문에서는 8~1024 포인트의 가변 길이 연산을 지원하는 이중 완전 셔플 네트워크 기반의 FFT 알고리즘을 제안하였으며, 이의 하드웨어 구조 설계 및 구현 결과를 제시한다. 제안된 FFT 프로세서는 HDL (hardware description language)을 활용하여 RTL (register transfer level) 설계가 수행되었으며, 0.65 μm CMOS 공정을 활용하여 논리 합성한 결과, 총 3,293K개의 논리 게이트로 구현 가능함을 확인 할 수 있었다. In radar systems, fast Fourier transform (FFT) operation is necessary to obtain the range and velocity of target, and the design of an FFT processor which operates at high speed is required for real-time implementation. The perfect shuffle network is suitable for high-speed FFT processor. In particular, twice perfect shuffle network based on radix-4 is preferred for very high-speed FFT processor. Moreover, radar systems that requires various velocity resolution should support scalable FFT points. In this paper, we propose a 8~1024-point scalable FFT processor based on twice perfect shuffle network algorithm and present hardware design and implementation results. The proposed FFT processor was designed using hardware description language (HDL) and synthesized to gate-level circuits using 0.65μm CMOS process. It is confirmed that the proposed processor includes logic gates of 3,293K.
레이다 시스템의 경우, 타겟의 거리와 속도를 추출하기 위해 FFT (fast Fourier transform) 연산이 필수적으로 요구되며, 실시간 구현을 위해 고속으로 동작하는 FFT 프로세서의 설계가 필요하다. 고속 FFT 프로세서를 위한 하드웨어 구조로 완전 셔플 네트워크 (perfect shuffle network) 구조가 적합하며, 특히 초고속 연산을 위해 radix-4 기반의 이중 완전 셔플 네트워크 (twice perfect shuffle network) 구조가 가장 적절하고 볼 수 있다. 더불어, 다양한 속도 해상도를 요구하는 레이다 응용을 고려할 때, FFT 프로세서는 가변길이 FFT 연산을 지원할 필요가 있다. 이에 본 논문에서는 8~1024 포인트의 가변 길이 연산을 지원하는 이중 완전 셔플 네트워크 기반의 FFT 알고리즘을 제안하였으며, 이의 하드웨어 구조 설계 및 구현 결과를 제시한다. 제안된 FFT 프로세서는 HDL (hardware description language)을 활용하여 RTL (register transfer level) 설계가 수행되었으며, 0.65μm CMOS 공정을 활용하여 논리 합성한 결과, 총 3,293K개의 논리 게이트로 구현 가능함을 확인 할 수 있었다. In radar systems, FFT (fast Fourier transform) operation is necessary to obtain the range and velocity of target, and the design of an FFT processor which operates at high speed is required for real-time implementation. The perfect shuffle network is suitable for high-speed FFT processor. In particular, twice perfect shuffle network based on radix-4 is preferred for very high-speed FFT processor. Moreover, radar systems that requires various velocity resolution should support scalable FFT points. In this paper, we propose a 8~1024-point scalable FFT processor based on twice perfect shuffle network algorithm and present hardware design and implementation results. The proposed FFT processor was designed using hardware description language (HDL) and synthesized to gate-level circuits using 0.65μm CMOS process. It is confirmed that the proposed processor includes logic gates of 3,293K. KCI Citation Count: 0
Author 정윤호
Geonho Kim
허진무
Yunho Jung
김건호
Yongchul Jung
Jinmoo Heo
정용철
Author_xml – sequence: 1
  fullname: 김건호
– sequence: 2
  fullname: Geonho Kim
– sequence: 3
  fullname: 허진무
– sequence: 4
  fullname: Jinmoo Heo
– sequence: 5
  fullname: 정용철
– sequence: 6
  fullname: Yongchul Jung
– sequence: 7
  fullname: 정윤호
– sequence: 8
  fullname: Yunho Jung
BackLink https://www.kci.go.kr/kciportal/ci/sereArticleSearch/ciSereArtiView.kci?sereArticleSearchBean.artiId=ART002402022$$DAccess content in National Research Foundation of Korea (NRF)
BookMark eNo90D1Lw0AcBvBDFKzaT9Ali4ND4r3lchlLsb6CoB1c5LhcrhJbU2lcHIUIoi5CBV9aqNBFcOjQoZ_JXL6DqRWn58_Dj2f4r4DFuBNrACoIOggzj2yey_jKwRBxB2PHdSj2F0AJY85tTvHJIighjJntQ8yWQTlJogBiQiiDLi-B02x4ZwaT7GFkmcGTefs0g9Qy_TR_7hfFxIyeLPOammFR3vby3qOVpaP8fmreH_ObL-t7Os7GL9axkm0ZtLVVrzesvJdmH32TTk3aXwNLTdlOdPkvV0GjvtWo7dgHh9u7teqB3eKU2BKFUGqlqEKYhjpwuQoYUr7ifnFQ5GkVBNgnBKuCMw01haGn3NCTlHHdJKtgYz4bd5uipSLRkdFvnnVEqyuqR41dQTzuI0oKuz63rSi5ikQcJm2xV90_nP2PuMTDxIWeP3OVf5eIy250IbvXgjDCuMfJD723hX0
ContentType Journal Article
DBID HZB
Q5X
JDI
ACYCR
DEWEY 629.045
DOI 10.12673/jant.2018.22.5.429
DatabaseName KISS(한국학술정보)
Korean Studies Information Service System (KISS) B-Type
[Open Access] KoreaScience
Korean Citation Index
DatabaseTitleList


DeliveryMethod fulltext_linktorsrc
Discipline Applied Sciences
Engineering
DocumentTitleAlternate 레이다 응용을 위한 이중 완전 셔플 네트워크 기반 Scalable FFT 프로세서
Scalable FFT Processor Based on Twice Perfect Shuffle Network for Radar Applications
EISSN 2288-842X
EndPage 435
ExternalDocumentID oai_kci_go_kr_ARTI_3789143
JAKO201835372350793
3636878
GroupedDBID ALMA_UNASSIGNED_HOLDINGS
HZB
Q5X
.UV
JDI
ACYCR
ID FETCH-LOGICAL-k843-a1d0aecc4c124deb58cb61c9c89cb6417ecbb29332c8436e0e40d7c5d7a468ef3
ISSN 1226-9026
IngestDate Sun Mar 09 07:51:13 EDT 2025
Fri Dec 22 11:58:58 EST 2023
Fri Apr 25 03:25:09 EDT 2025
IsDoiOpenAccess true
IsOpenAccess true
IsPeerReviewed false
IsScholarly true
Issue 5
Keywords Perfect shuffle network
Radix-4
Fast Fourier transform
Radar system
Language Korean
LinkModel OpenURL
MergedId FETCHMERGED-LOGICAL-k843-a1d0aecc4c124deb58cb61c9c89cb6417ecbb29332c8436e0e40d7c5d7a468ef3
Notes THE KOREA NAVIGATION INSTITUTE
KISTI1.1003/JNL.JAKO201835372350793
OpenAccessLink http://click.ndsl.kr/servlet/LinkingDetailView?cn=JAKO201835372350793&dbt=JAKO&org_code=O481&site_code=SS1481&service_code=01
PageCount 8
ParticipantIDs nrf_kci_oai_kci_go_kr_ARTI_3789143
kisti_ndsl_JAKO201835372350793
kiss_primary_3636878
PublicationCentury 2000
PublicationDate 20181031
PublicationDateYYYYMMDD 2018-10-31
PublicationDate_xml – month: 10
  year: 2018
  text: 20181031
  day: 31
PublicationDecade 2010
PublicationTitle 한국항행학회논문지
PublicationTitleAlternate 한국항행학회논문지
PublicationYear 2018
Publisher 한국항행학회
Publisher_xml – name: 한국항행학회
SSID ssib023346058
ssib044738254
ssib001151964
ssib022231880
ssib053377556
ssib008451602
Score 2.0584643
Snippet 레이다 시스템의 경우, 타겟의 거리와 속도를 추출하기 위해 FFT (fast Fourier transform) 연산이 필수적으로 요구되며, 실시간 구현을 위해 고속으로 동작하는 FFT...
In radar systems, FFT (fast Fourier transform) operation is necessary to obtain the range and velocity of target, and the design of an FFT processor which...
SourceID nrf
kisti
kiss
SourceType Open Website
Open Access Repository
Publisher
StartPage 429
SubjectTerms Fast Fourier transform
Perfect shuffle network
Radar system
Radix-4
항공우주공학
Title 레이다 응용을 위한 이중 완전 셔플 네트워크 기반 Scalable FFT 프로세서
URI https://kiss.kstudy.com/ExternalLink/Ar?key=3636878
http://click.ndsl.kr/servlet/LinkingDetailView?cn=JAKO201835372350793&dbt=JAKO&org_code=O481&site_code=SS1481&service_code=01
https://www.kci.go.kr/kciportal/ci/sereArticleSearch/ciSereArtiView.kci?sereArticleSearchBean.artiId=ART002402022
Volume 22
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
ispartofPNX 한국항행학회논문지, 2018, 22(5), , pp.429-435
journalDatabaseRights – providerCode: PRVHPJ
  databaseName: ROAD: Directory of Open Access Scholarly Resources (selected full-text only)
  customDbUrl:
  eissn: 2288-842X
  dateEnd: 99991231
  omitProxy: true
  ssIdentifier: ssib044738254
  issn: 1226-9026
  databaseCode: M~E
  dateStart: 19970101
  isFulltext: true
  titleUrlDefault: https://road.issn.org
  providerName: ISSN International Centre
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwnR3LbtNA0GrLhQsCFUR5VBbCpyjB9q73cbTdRKVV4RKkckCWX6FRWhv1ceGAhGQkBL1UChKPVCpSL0gceuih30Scf2B27SSG9gC9bCbjmfF4Z-2Z8XpnFeVhjCIadCDJ6RBoMPHF_C6x6jhmYdxBVifkYjXy2hOy_AyvrFvrM7PPK18t7e0GjfD1hetKLmNVwIFdxSrZ_7DsRCggAAb7QgsWhvafbKw1Hc3WNca0pqvxJc3BAsMAiWslihsSsDWblxhWHnMB0ppAYQFcq0hwgR34ChSXVK48TcHIgL5ghDBUMDqCxJYoZmtOoQwgXYkxNFsQyQOOLqih5QweKv6mXLbVarVrY3FSf9sQyjWlfoU0ALhbDaMnekvBlmYvlZgSIBrjY5oCsKU-jtDekYDtlsJtqrHJnI2Ux8XnHwIwZH8AN6g-XVsep8lGWlvtbk2ZgISWZhDi8PgEk5VFK91kK03ByafV1ywGq_gncWNc7roqjgXC3DrXi-oAY89jmpU7zKq4EVy8BTrn3kxCkdxXIRGfARusYZoNq1FS_1U3HBFEGGWzyhUTHJ7Y1WTtTXMaKUOkV51wZ2LD5mklOBE1Viv1mQj9MYGOMUXi3cL4PyQNlFpyr-TJlZY1voTOj85rDCEQZEg7kBOKRKkLoV2y3amEdu3ryrUyJ1Pt4ga7ocz00nnlxfDofX54Ovx4rOaHB_nXH_lhpuaDbPRpAIjT_PhAzb9k-REg3_VH_X11mB2PPpzl3_ZHb3-qv85Ohief1fEgV2GQq6N-Nvw-yLOzPBvcVNqtZttdrpd7kdR7DKO6b0S6D087HEI8HMWBxcKAGCEPGQcAGzQOgwAiZ2SGQE5iPcZ6REMroj4mDB56t5S5JE3i26JIAiEEDlDfx5hgn0VAoMd6FJq-ySK-oMyLjvFeFdVmvNKOC8qi7CgviXY2vRV79anoTmQhaiJLVLlcUB5AD3q9sOuJkvHi92Xq9bY9SIwfe4gyDqnRnYuF31WuTsf8PWVud3svvg_B9m6wKIfNb_f9qNw
linkProvider ISSN International Centre
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Ajournal&rft.genre=article&rft.atitle=%EB%A0%88%EC%9D%B4%EB%8B%A4+%EC%9D%91%EC%9A%A9%EC%9D%84+%EC%9C%84%ED%95%9C+%EC%9D%B4%EC%A4%91+%EC%99%84%EC%A0%84+%EC%85%94%ED%94%8C+%EB%84%A4%ED%8A%B8%EC%9B%8C%ED%81%AC+%EA%B8%B0%EB%B0%98+Scalable+FFT+%ED%94%84%EB%A1%9C%EC%84%B8%EC%84%9C&rft.jtitle=%ED%95%9C%EA%B5%AD%ED%95%AD%ED%96%89%ED%95%99%ED%9A%8C%EB%85%BC%EB%AC%B8%EC%A7%80&rft.au=%EA%B9%80%EA%B1%B4%ED%98%B8&rft.au=Geonho+Kim&rft.au=%ED%97%88%EC%A7%84%EB%AC%B4&rft.au=Jinmoo+Heo&rft.date=2018-10-31&rft.pub=%ED%95%9C%EA%B5%AD%ED%95%AD%ED%96%89%ED%95%99%ED%9A%8C&rft.issn=1226-9026&rft.volume=22&rft.issue=5&rft.spage=429&rft_id=info:doi/10.12673%2Fjant.2018.22.5.429&rft.externalDocID=3636878
thumbnail_l http://covers-cdn.summon.serialssolutions.com/index.aspx?isbn=/lc.gif&issn=1226-9026&client=summon
thumbnail_m http://covers-cdn.summon.serialssolutions.com/index.aspx?isbn=/mc.gif&issn=1226-9026&client=summon
thumbnail_s http://covers-cdn.summon.serialssolutions.com/index.aspx?isbn=/sc.gif&issn=1226-9026&client=summon